基于FPGA数字图像字符叠加系统的设计和实现

  • 打印
  • 收藏
收藏成功


打开文本图片集

摘 要:为了减轻数字信号处理器(DSP)在处理实时图像字符叠加(OSD)任务中占用DSP大量运算时间和内存空间的问题,提出了一种基于现场可编程门阵列(FPGA)的实时OSD设计方案。该方案利用FPGA内部的嵌入式随机存储器(RAM)来存储字符点阵信息,通过FPGA内部逻辑实现字符点阵的读取与图像数据流的叠加。(剩余5778字)

目录
monitor
客服机器人